Please use this identifier to cite or link to this item:
https://repositorio.uniceub.br/jspui/handle/prefix/15106
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Proença, Matheus Carpes | - |
dc.date.accessioned | 2021-06-07T11:38:15Z | - |
dc.date.available | 2021-06-07T11:38:15Z | - |
dc.date.issued | 2020 | - |
dc.identifier.citation | PROENÇA, Matheus Carpes. Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais. 2020. Monografia (Graduação em Engenharia da Computação) - Faculdade de Tecnologia e Ciências Sociais Aplicadas, Centro Universitário de Brasília, Brasília, 2020. | pt_BR |
dc.identifier.uri | https://repositorio.uniceub.br/jspui/handle/prefix/15106 | - |
dc.description.abstract | O transistor mono-elétron (SET) é um dispositivo de dimensões nanométricas, com características similares ao MOSFET, cuja concepção foi dada mediante a necessidade de superar as limitações impostas pelos fenômenos da mecânica quântica às arquiteturas de circuitos convencionais. Este artigo apresenta um estudo comparativo entre o desempenho das tecnologias CMOS e SET explorando suas vantagens e desvantagens no contexto de portas lógicas digitais. A análise foi dada por meio dos softwares de simulação de circuitos elétricos SIMON e LTspice para projetar os diferentes sistemas a partir de modelagens matemáticas amplamente utilizadas, representando de forma aproximada a influência dos efeitos quânticos nessas tecnologias | pt_BR |
dc.description.provenance | Submitted by Igor Pereira (igor.spereira@uniceub.br) on 2021-05-31T12:46:03Z No. of bitstreams: 1 Matheus Carpes Artigo TCC VF.pdf: 1635095 bytes, checksum: 292f5e69d471324fff31af7676fdea44 (MD5) | en |
dc.description.provenance | Approved for entry into archive by Rodrigo Peres (rodrigo.peres@uniceub.br) on 2021-06-07T11:38:15Z (GMT) No. of bitstreams: 1 Matheus Carpes Artigo TCC VF.pdf: 1635095 bytes, checksum: 292f5e69d471324fff31af7676fdea44 (MD5) | en |
dc.description.provenance | Made available in DSpace on 2021-06-07T11:38:15Z (GMT). No. of bitstreams: 1 Matheus Carpes Artigo TCC VF.pdf: 1635095 bytes, checksum: 292f5e69d471324fff31af7676fdea44 (MD5) Previous issue date: 2021-05-31 | en |
dc.language.iso | pt_BR | pt_BR |
dc.subject | SET | pt_BR |
dc.subject | CMOS | pt_BR |
dc.subject | Portas lógicas | pt_BR |
dc.title | Estudo comparativo de tecnologias nanoeletrônicas CMOS e SET aplicadas a portas lógicas digitais | pt_BR |
dc.type | TCC | pt_BR |
dc.date.criacao | 2021-05-31 | - |
dc.identifier.orientador | Diaz, Francisco Javier de Obaldia | pt_BR |
dc.publisher | UniCEUB | pt_BR |
Appears in Collections: | ENE - Graduação |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Matheus Carpes Artigo TCC VF.pdf | 1.6 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.